Italiano

English below

Posizione

Ricercatore junior o senior – Digital Design & RISC-V Architectures

Luogo di lavoro

Pavia. Spostamenti professionali occasionali incluso all’estero.

Ruolo

La Fondazione Chips.it sta cercando ricercatori junior e senior per partecipare a iniziative di ricerca e sviluppo all’avanguardia incentrate sulla progettazione digitale e le architetture RISC-V. Il progetto si concentra sullo sviluppo di processori digitali avanzati, acceleratori e SOC personalizzati in base all’architettura del set di istruzioni RISC-V (ISA) e agli acceleratori dedicati. Questo ruolo comporterà la progettazione, l’ottimizzazione e la verifica dei sistemi digitali ad alte prestazioni e a bassa potenza per applicazioni in piattaforme di elaborazione di prossima generazione, IoT e sistemi incorporati. I ricercatori si impegneranno nell’esplorazione di nuove metodologie di progettazione, tecniche di verifica e strategie di co-design di software hardware per guidare l’innovazione nell’ecosistema RISC-V.

Responsabilità 

  • Condurre ricerca e sviluppo di progetti digitali, inclusi processori, acceleratori e SOC basati sull’architettura RISC-V.
  • Progettare, implementare e verificare i blocchi digitali (processori, acceleratori, sottosistemi di memoria e comunicazione, ecc.) per sistemi digitali a bassa potenza ad alte prestazioni.
  • Consigliare e guidare gli studenti di Master e PhD su progetti di ricerca relativi alla progettazione digitale e alle architetture RISC-V.
  • Depositare brevetti e pubblicare risultati di ricerca su riviste scientifiche e presentarli a conferenze pertinenti.
  • Resta aggiornato sulle tendenze e emergenti e i progressi nella progettazione digitale, nelle architetture del processore e nella tecnologia RISC-V.

Requisiti

  • Master o dottorato in ingegneria elettrica, ingegneria informatica o un campo correlato con particolare attenzione alla progettazione digitale e alle architetture del processore (obbligatorie).
  • Competenza nei linguaggi di descrizione hardware (HDL) come Verilog o VHDL e strumenti di progettazione digitale per sintesi, simulazione e verifica (obbligatoria).
  • Esperienza con l’architettura RISC-V, tra cui estensioni personalizzate, progettazione del set di istruzioni o co-progettazione di software hardware.
  • familiarità con i flussi di progettazione FPGA/ASIC e la prototipazione del sistema digitale.
  • Esperienza precedente in tape-outs e test CHIP in nodi tecnologici CMOS/FinFet avanzati (28 Nm, 16nm).
  • comprovata esperienza di ricerca e pubblicazioni in progettazione digitale, architettura del processore o argomenti relativi a RISC-V.
  • Forti capacità analitiche, di risoluzione dei problemi e comunicative.
  • Determinazione e persistenza nella risoluzione delle sfide tecniche e nell’avanzamento degli obiettivi di ricerca.

Remunerazione

Remunerazione e tipologia di contratto da negoziare in base a qualificazioni ed esperienza. In linea con le offerte di mercato nella zona.

Documenti richiesti e termine presentazione domanda

Curriculum Vitae e lettera di motivazione devono essere inviati via mail a segreteria@pec.fondazione-chipsit.it

Sarà possibile inviare la domanda entro il 30/10/2024.

Non verrà redatta e pubblicata alcuna graduatoria o elenco degli idonei.
La Fondazione si riserva la facoltà di:
a. prorogare o riaprire il termine di scadenza del presente avviso;
b. revocare il presente avviso;
c. non procedere ad alcuna scelta tra le candidature presentate, ove ritenute non rispondenti alle funzioni di cui all’avviso;
senza che gli interessati possano avanzare alcuna pretesa o diritto.

English

Job Title

Junior or Senior Researcher – Digital Design & RISC-V Architectures

Job Overview

The Chips.it foundation is seeking both Junior and Senior Researchers to contribute to cutting-edge research and development initiatives centered on digital design and RISC-V architectures. The project focuses on developing advanced digital processors, accelerators, and custom SoCs based on the RISC-V instruction set architecture (ISA) as well as dedicated accelerators. This role will involve designing, optimizing, and verifying high-performance, low-power digital systems for applications in next-generation computing platforms, IoT, and embedded systems. Researchers will engage in exploring novel design methodologies, verification techniques, and hardware-software co-design strategies to drive innovation in the RISC-V ecosystem.

Key Responsibilities

  • Conduct research and development of digital designs, including processors, accelerators, and SoCs based on RISC-V architecture.
  • Design, implement, and verify digital building blocks (Processors, Accelerators, Memory and Communication Subsystems, etc.) for high-performance, low-power digital systems.
  • Mentor and supervise Master’s and PhD students on research projects related to digital design and RISC-V architectures.
  • Publish research outcomes in top-tier scientific journals and present at relevant conferences.
  • Stay updated on emerging trends and advancements in digital design, processor architectures, and RISC-V technology.

Required Qualifications and Skills

  • Master or PhD in Electrical Engineering, Computer Engineering, or a related field with a focus on digital design and processor architectures (Mandatory).
  • Proficiency in hardware description languages (HDL) such as Verilog or VHDL, and digital design tools for synthesis, simulation, and verification (Mandatory).
  • Experience with RISC-V architecture, including custom extensions, instruction set design, or hardware-software co-design.
  • Familiarity with FPGA/ASIC design flows and digital system prototyping.
  • Previous experience in Tape-outs and Chip Testing in advanced CMOS/FinFET technology nodes (28nm, 16nm).
  • Proven track record of research and publications in digital design, processor architecture, or RISC-V-related topics.
  • Strong analytical, problem-solving, and communication skills.
  • Determination and persistence in solving technical challenges and advancing research goals.

Remuneration

The type of contract and remuneration are to be negotiated based on qualifications and experience. In line with market offers in the area.

Required Documents and Application Deadline

CV and cover letter must be sent by mail to segreteria@pec.fondazione-chipsit.it

It will be possible to send the application by 30/10/2024